Page 15 -
P. 15
1-6 8051 單晶片的接腳:
8051 為 40 支接腳之單晶片,其接腳圖與功能說明如下:
P1.0 1 40 Vcc
P1.1 2
P1.2 3 39 P0.0./AD0
P1.3 4
P1.4 5 38 P0.1/AD1
P1.5 6
P1.6 7 37 P0.2/AD2
P1.7 8
R5T 9 36 P0.3/AD3
RXD/p3.0 10
TXD/P3.1 11 8 35 P0.4/AD4
INT0/P3.2 12 0 34 P0.5/AD5
INT1/P3.3 13 5 33 P0.6/AD6
T0/P3.4 14 1 32 P0.7/AD7
T1/P3.5 15
WR /P3.6 16 31 EA
RD /P3.7 17
XTAL2 18 單 30 ALE
XTAL1 19
GND 20 29 PSEN
晶 28 P2.7A15
27 P2.6/A14
片 26 P2.5/A13
25 P2.4/A12
24 P2.3/A11
23 P2.2/A10
22 P2.1/A9
21 P2.0/A8
1 Vcc:+5 電源供應接腳。
2 GND:接地接腳。
3 P0.0~P0.7:埠 0,為開洩極(Open Drain)雙向 I/O 埠。在做為外部擴充記憶體時,
可低八位元位址線(A0~A7 address line)與資料匯流排(data bus)雙重功能。在做為
一般 I/O 埠時必須加上如下之外部提升電路。
4 P1.0~P1.7:埠 1,為具有內部提升電路的雙向 I/O 埠。